VFO sintetizado com o TD6359 para o SDRZero.
O TD6359 é um PLL bem
comum encontrado em tuner de videocassetes e TV, é bastante interessante
por já ter embutido no próprio chip o prescaler para até 1GHz. Segundo o
datasheet pode funcionar de 80MHz a 1GHz. A única coisa que atrapalha um
pouco é seu divisor fixo da referencia e passo mínimo de 62,5kHz.
Um idéia interessante que pretendo desenvolver em cima deste PLL, é um
circuito para utilizar com o
SDRZero, para ter opção de banda corrida.
Minha idéia consiste em faze-lo funcionar a partir de 80MHz e até onde
conseguir chegar com um VCO e alguns artifícios para alargar a banda e
chaveamento de capacitores e bobinas, já que o TD6359 tem quatro saídas
para chaveamento de banda selecionáveis. Pegar o sinal do VCO e dividir
por 10 ou 20 conforme a necessidade da freqüência escolhida e aplicar na
entrada Ext LO. O fato de dividir o sinal por 10 ou 20 vezes com
um prescaler externo já resolve em parte o problema do passo mínimo de
freqüência. Pois 62,5kHz por 10 dará um passo de 6,25kHz na saida
do VCO, Com divisão por 20 então, fica melhor ainda, com o passo em
3.125kHz. Em teoria se conseguir oscilação
com o VCO em toda a banda prometida do PLL, e como artifício de escolher
a divisão por 10 ou 20, os limites máximos e mínimos coberto por este
PLL seriam: 80/20=4MHz -> No SDRZero,
como LO precisa ser 4x a freqüência a ser recebida, a recepção iniciará
em 1MHz. Já na freqüência mais alta atingida
pelo PLL: 1000/10=100MHz -> Novamente, LO/4
= 25MHz. Então teoricamente seria possível
ter RX em banda corrida de 1MHz a 25MHz.
Para facilitar o desenvolvimento resolvi
criar esta pequena calculadora para o TD6359, para facilitar as coisas.
Para usar a calculadora, preencher:
Freqüência
da referencia, é o cristal do PLL em kHz.
Freqüência desejada na saída do VCO, em kHz. ex. 146.470MHz = 146470kHz.
A calculadora aceita quaisquer valores para o calculo, porem
certifique-se que o valor dos divisores S e M não
ultrapassem 6 bit e 10 bit respectivamente que são os limites do TD6359.
A freqüência deverá ser múltiplos de 62.5kHz, caso contrario os
divisores S e M apresentarão valores "quebrados" indicado
que a freqüência desejada não pode ser sintetizada.
|